tfpwl_lj的个人空间 https://blog1.eetop.cn/?1638430 [收藏] [复制] [分享] [RSS]

日志

频率切换时,异步时钟域信号同步 Debug 小记

已有 909 次阅读| 2023-4-21 11:08 |系统分类:芯片设计

      现有模块A,B分别属于时钟域C,时钟域D. 

      信号valid从低变高(高变低)跳变表明模块A有数据已准备就绪,且valid只有在模块A计算的时候才会从高变低(低变高),valid信号由CDC(时钟域C同步到时钟域D,CDC:三级寄存器打拍子)进行同步。

      当时钟D变频的时候,时钟D在一段时间内可能是处于静止状态。在这段时间内,valid信号先从低变高(高变低),再从高变低(低变高)。由于没有了D时钟,CDC的输入端有变化,但是输出端没变化,最终导致的结果CDC没有将valid的变化同步到时钟域D,模块B无法检测到valid从低变高(高变低)跳变的变化。模块A传递数据到模块B失败。



点赞

评论 (0 个评论)

facelist

您需要登录后才可以评论 登录 | 注册

  • 0

    周排名
  • 0

    月排名
  • 0

    总排名
  • 0

    关注
  • 84

    粉丝
  • 38

    好友
  • 52

    获赞
  • 52

    评论
  • 4385

    访问数
关闭

站长推荐 上一条 /1 下一条

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-7-9 01:59 , Processed in 0.024215 second(s), 8 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
返回顶部